瀾起(qi)(qi)科技為云(yun)(yun)計算和(he)人工(gong)智能領域提供高性能芯片解決方(fang)案。公司在(zai)內(nei)(nei)存(cun)(cun)接口芯片市場深耕十余年,先后推出了(le)DDR2、DDR3、DDR4系列高速(su)、大容(rong)量內(nei)(nei)存(cun)(cun)緩沖(chong)解決方(fang)案,以滿足云(yun)(yun)計算數據中(zhong)心對數據速(su)率和(he)容(rong)量日益(yi)增長的需求(qiu)。瀾起(qi)(qi)科技發明的DDR4全(quan)緩沖(chong)“1+9”架構被JEDEC采納為國(guo)際標(biao)準(zhun),其相關產品已成功進入(ru)全(quan)球主(zhu)流內(nei)(nei)存(cun)(cun)、服(fu)務器(qi)和(he)云(yun)(yun)計算領域,占據國(guo)際市場的主(zhu)要份額。
2016年以來,瀾起(qi)科技(ji)(ji)與清華大(da)(da)學、英(ying)特爾鼎力(li)合(he)作,研發出津(jin)逮(dai)?系列CPU。基于津(jin)逮(dai)?CPU及瀾起(qi)科技(ji)(ji)的(de)(de)(de)安(an)全(quan)內(nei)存模組而搭(da)建的(de)(de)(de)津(jin)逮(dai)?服務器(qi)平(ping)臺(tai),實(shi)現了芯片級實(shi)時(shi)安(an)全(quan)監控功(gong)能,為(wei)(wei)云(yun)計(ji)(ji)算數據(ju)(ju)中心提(ti)供更為(wei)(wei)安(an)全(quan)的(de)(de)(de)運算平(ping)臺(tai)。此平(ping)臺(tai)還(huan)融合(he)了異構計(ji)(ji)算與互聯技(ji)(ji)術(shu),可為(wei)(wei)大(da)(da)數據(ju)(ju)及人工智能時(shi)代的(de)(de)(de)各種應用提(ti)供強(qiang)大(da)(da)的(de)(de)(de)綜合(he)數據(ju)(ju)處理及計(ji)(ji)算力(li)支撐。
瀾起科(ke)技(ji)成立于2004年(nian),總部設在(zai)上海并在(zai)昆山、澳(ao)門、美國(guo)硅谷和韓國(guo)首爾(er)設有分支機(ji)構。